Rambus Inc. anunció hoy el controlador de memoria IP HBM4E. Esta solución es el primer producto en la industria diseñado específicamente para satisfacer las altas demandas de ancho de banda de memoria, capaz de cubrir las necesidades de la próxima generación de aceleradores de inteligencia artificial, procesadores gráficos y sistemas de computación de alto rendimiento. El nuevo controlador soporta tasas de hasta 16 Gb/s por pin, proporcionando un ancho de banda de memoria de hasta 4.1 TB/s por dispositivo HBM4E.
Los dispositivos HBM4E utilizan chips de DRAM apilados verticalmente, ofreciendo un ancho de banda de memoria extremadamente alto y baja latencia, destacando especialmente en sistemas de IA y computación de alto rendimiento. Esta solución, compatible con configuraciones de aceleradores de IA, puede lograr un ancho de banda total de más de 32 TB/s al conectar 8 pilas HBM4E, siendo ideal para entrenamiento de modelos a gran escala y cargas de trabajo de cálculo intensivo en datos.
La memoria de alto ancho de banda se ha convertido en una tecnología fundamental en los chips de IA modernos, ayudando a reducir la brecha entre el rendimiento de cálculo y la velocidad de acceso a la memoria. Rambus busca, a través de este IP de controlador, ofrecer ventajas diferenciadoras clave en el diseño de chips de IA.
El nuevo controlador HBM4E se desarrolló basándose en la experiencia exitosa de Rambus en más de 100 diseños de HBM y en su profundo conocimiento en interfaces de memoria IP. Incluye funciones de fiabilidad que ayudan a los clientes a lograr éxito en la primera fabricación del chip.
Este IP puede usarse en conjunto con soluciones PHY de conexión estándar de terceros o de silicio, formando subsistemas de memoria HBM4E en empaquetados 2.5D o 3D. Esto proporciona flexibilidad para integrarlo en SoC de IA o chips personalizados, soportando una variedad de escenarios de despliegue en la nube, empresas y edge computing. Actualmente, este IP está disponible para licencia y se ofrece a los clientes de diseño a través de un programa de acceso temprano.
Ver originales
Esta página puede contener contenido de terceros, que se proporciona únicamente con fines informativos (sin garantías ni declaraciones) y no debe considerarse como un respaldo por parte de Gate a las opiniones expresadas ni como asesoramiento financiero o profesional. Consulte el Descargo de responsabilidad para obtener más detalles.
Lambdas, con la primera solución innovadora de IA basada en el controlador IP HBM4E en la industria
Rambus Inc. anunció hoy el controlador de memoria IP HBM4E. Esta solución es el primer producto en la industria diseñado específicamente para satisfacer las altas demandas de ancho de banda de memoria, capaz de cubrir las necesidades de la próxima generación de aceleradores de inteligencia artificial, procesadores gráficos y sistemas de computación de alto rendimiento. El nuevo controlador soporta tasas de hasta 16 Gb/s por pin, proporcionando un ancho de banda de memoria de hasta 4.1 TB/s por dispositivo HBM4E.
Los dispositivos HBM4E utilizan chips de DRAM apilados verticalmente, ofreciendo un ancho de banda de memoria extremadamente alto y baja latencia, destacando especialmente en sistemas de IA y computación de alto rendimiento. Esta solución, compatible con configuraciones de aceleradores de IA, puede lograr un ancho de banda total de más de 32 TB/s al conectar 8 pilas HBM4E, siendo ideal para entrenamiento de modelos a gran escala y cargas de trabajo de cálculo intensivo en datos.
La memoria de alto ancho de banda se ha convertido en una tecnología fundamental en los chips de IA modernos, ayudando a reducir la brecha entre el rendimiento de cálculo y la velocidad de acceso a la memoria. Rambus busca, a través de este IP de controlador, ofrecer ventajas diferenciadoras clave en el diseño de chips de IA.
El nuevo controlador HBM4E se desarrolló basándose en la experiencia exitosa de Rambus en más de 100 diseños de HBM y en su profundo conocimiento en interfaces de memoria IP. Incluye funciones de fiabilidad que ayudan a los clientes a lograr éxito en la primera fabricación del chip.
Este IP puede usarse en conjunto con soluciones PHY de conexión estándar de terceros o de silicio, formando subsistemas de memoria HBM4E en empaquetados 2.5D o 3D. Esto proporciona flexibilidad para integrarlo en SoC de IA o chips personalizados, soportando una variedad de escenarios de despliegue en la nube, empresas y edge computing. Actualmente, este IP está disponible para licencia y se ofrece a los clientes de diseño a través de un programa de acceso temprano.